전자 장비는 기능과 성능이 높을수록 구조, 기술 및 시스템이 복잡해집니다. 기존의 아날로그 전력 관리 IC가 시스템의 전체 전력 관리 요구 사항을 충족하는 것이 더 어렵고 더 비쌉니다. 디지털 컨트롤러의 핵심은 주로 안티 앨리어싱 필터, 아날로그-디지털 변환기(ADC) 및 디지털 펄스 폭 변조기(DPWM)의 세 가지 특수 모듈로 구성됩니다. 아날로그 제어 아키텍처와 동일한 성능 지수를 달성하기 위해서는 고해상도, 고속 및 선형 ADC와 고해상도, 고속 PWM 회로 설계가 필요하다.
ADC 분해능은 오류가 허용 가능한 출력 전압 변동보다 작은 범위를 충족할 수 있어야 합니다. 필요한 출력 전압 리플이 작을수록 ADC의 분해능 요구 사항이 높아집니다. 동시에 앤티 앨리어싱 필터와 파이프라인 또는 SAR 아날로그-디지털 변환기가 루프 지연을 도입하므로 높은 샘플링 속도의 아날로그-디지털 변환기가 시급히 필요합니다. 아날로그 컨트롤러는 생성할 수 있는 가능한 펄스 폭에 고유한 제한이 있는 반면 DPWM은 개별적이고 제한된 PWM 폭 세트를 생성할 수 있습니다.
정상 상태에서 출력의 관점에서 개별 출력 전압 세트는 하나만 가능합니다. DPWM은 피드백 루프의 일부이기 때문에 DPWM의 분해능은 출력이 잘 알려진 한계 사이클 값을 표시하지 않을 만큼 충분히 높아야 합니다. 제한 값을 표시하지 않는 데 필요한 최소 자릿수는 토폴로지, 출력 전압 및 ADC 분해능에 따라 다릅니다. 동시에 시스템의 루프 안정성은 PI 또는 PID 컨트롤러에 의해 조정됩니다.